CY8C21x45 | サイプレス セミコンダクタ


The PSoC® family consists of many Mixed Signal Array with On-Chip Controller devices. これらのデバイスは、従来の MCU ベースのシステム部品を複数使用した構成を、低コストでプログラマブルなシングル チップ デバイスで置き換えることを目的としていますPSo Cデバイスは、コンフィグレーション可能なアナログロジックとデジタルロジックのブロックを備え、相互接続はプログラム可能です。このアーキテクチャによって、個々の用途の要件に合わせた周辺回路構成のカスタマイズが可能となります。Additionally, a fast CPU, Flash program memory, SRAM data memory, and configurable IO are included in a range of convenient pinouts and packages.

The PSoC architecture, consists of four main areas: PSoC Core, Digital System, Analog System, and System Resources. Configurable global busing allows the combining of all the device resources into a complete custom system.

The PSoC family can have up to five IO ports connecting to the global digital and analog interconnects, providing access to eight digital blocks and six analog blocks.

  1. Download the Getting started with CapSense" Design Guide
  2. Install PSoc Designer to begin development
  3. Purchase one of the CapSense development kits to evaluate your design