FM24CL64B-GATR | サイプレス セミコンダクタ

FM24CL64B-GATR
ステータス:販売終了

データシート

(pdf, 465.75 KB) RoHS PB Free
(pdf, 560.83 KB) RoHS PB Free
(pdf, 598.98 KB) RoHS PB Free

FM24CL64B-GATR

Development Kitいいえ
車載用認定済みあり
容量(KB)64
周波数(MHz)1
インターフェースI2C
最大動作温度(°C)125
Max. Operating VCCQ (V)3.60
最大動作電圧(V)3.60
最小動作温度(°C)-40
Min. Operating VCCQ (V)3.00
最小動作電圧(V)3.00
組織(X x Y)8Kb x 8
Part FamilySerial FRAM
速度(ナノ秒)0
Tape & Reelあり
温度分類Automotive(E)

Pricing & Inventory Availability

1-9 unit Price* 10-24 unit Price* 25-99 unit Price* 100-249 unit Price* 250-999 unit Price* 1000+ unit Price*
$3.38 $3.03 $2.72 $2.40 $2.33 $2.24
Availability Quantity Ships In サイプレスより購入 Buy from Distributors
Out of Stock 0 Please click here to check lead times

Packaging/Ordering

No. of Pins
8
Package Cross Section Drawing
Package Carrier
REEL
Package Carrier Drawing / Orientation
Standard Pack Quantity
2500
Minimum Order Quantity (MOQ)
2500
Order Increment
2500
Estimated Lead Time (days)
182
HTS Code
8542.32.0071
ECCN
なし
ECCN Suball
EAR99

Quality and RoHS

Moisture Sensitivity Level (MSL)
3
Peak Reflow Temp. (°C)
鉛フリー
あり
Lead/Ball Finish
Pure Sn

Device Qualification Reports

FIT/MTBF, ESD (HBM/CDM) and Latch-up data available in the Device Qualification Report.

技術文書

製品変更通知(PCN)(3)

2020年4月14日
Qualification of Texas Instruments’ DMOS6 as a Replacement Wafer Fab Site and Cypress’ Test 25 as an Additional Wafer Sort Site for 64Kb/16Kb/4Kb F-RAM Serial Automotive-grade Products
2020年4月14日
Qualification of Texas Instruments’ DMOS6 as a Replacement Wafer Fab Site and Cypress’ Test 25 as an Additional Wafer Sort Site for 64Kb/16Kb/4Kb F-RAM Serial Automotive-grade Products
2017 年 10 月 25 日
Standardization of Moisture Sensitive Level (MSL) Classification for F-RAM Products

Product Information Notice (PIN) (5)

2017 年 11 月 06 日
Qualification of Cypress Minnesota as Wafer Sort facility for F-RAM Products
2017 年 11 月 06 日
Qualification of a Top Passivation Layer on F-RAM Devices
2017 年 11 月 06 日
Changes to Cypress Address Labels
2017 年 11 月 06 日
F-RAM PRODUCTS DATASHEET FORMAT CHANGES
2017 年 11 月 06 日
Changes to F-RAM Marking to Align with Cypress Standards

Verilog (1)

2017 年 3 月 22 日

IBIS (1)

2014 年 7 月 03 日