You are here

ユーザ モジュール データシート: デュアル入力7~13ビットのインクリメンタルADC データシート、DUALADC V2.30 (CY8C29/27/24XXX、CY8CLED04/08/16、CY8CLED0XD、CY8CLED0XG、CY8C28X45、CY8CPLC20、CY8CLED16P01、CY8C28X43、CY8C28X52) | サイプレス セミコンダクタ

ユーザ モジュール データシート: デュアル入力7~13ビットのインクリメンタルADC データシート、DUALADC V2.30 (CY8C29/27/24XXX、CY8CLED04/08/16、CY8CLED0XD、CY8CLED0XG、CY8C28X45、CY8CPLC20、CY8CLED16P01、CY8C28X43、CY8C28X52)

最終更新日: 
2013 年 6 月 14 日
バージョン: 
2.30

特性および概要
 

  • 2つの入力を同時にサンプリング
  • 7から13ビットの分解能
  • 2の補数または符号なし整数として出力
  • サンプリングレートは 4 から 10,000 sps以上
  • Vss~Vddを含む複数の入力レンジ
  • 積分型変換器による優れたノーマルモード遮断
  • 内部または外部クロック
     

DualADCユーザ モジュールは、7 から 13ビットの調整可能分解能を有する、デュアル入力のインクリメンタルADCです。積分時間を最適化し、不要な高周波成分を取り除くように設定できます。レールツーレールを含む入力電圧範囲は、適切な参照電圧とアナログ グラウンドを構成することで測定できます。出力は2の補数または符号なしの整数として構成されます。DualADCは、電力測定など、2つの信号を同時にサンプリングすることが必要な用途に最適です。その他のPSoC ADCと同様に、両方の入力信号は多重化されていても問題ありません。CPU の負荷は、入力レベルによって異なります。例えば、Vin = Vrefの場合、10,014 CPUサイクルあります (最大 13 ビット)。 Vin = AGNDの場合、 5,278 CPUサイクルあります (平均 13 ビット)。Vin = -Vrefの場合542 CPUサイクルあります(最低 7から13 ビット)。

翻訳版のドキュメントは参照用です。設計開発に携わっている場合には、英語版のドキュメントを参照されることをお勧めします。