You are here

ユーザ モジュール データシート: 14-BIT INCREMENTAL ADC DATASHEET, ADCINC14 V1.4 (CY8C29/27/24/22XXX, CY8C23X33, CY8CLED04/08/16, CY8C28X45, CY8C28X43, CY8C28X52) | サイプレス セミコンダクタ

ユーザ モジュール データシート: 14-BIT INCREMENTAL ADC DATASHEET, ADCINC14 V1.4 (CY8C29/27/24/22XXX, CY8C23X33, CY8CLED04/08/16, CY8C28X45, CY8C28X43, CY8C28X52)

最終更新日: 
2013 年 8 月 02 日
バージョン: 
1.4

特性および概要

  • 14-bit resolution, 2’s complement
  • サンプルレートは2 から120 sps
  • Input range from Vss to Vdd
  • 積分型変換器による優れたノーマルモード遮断
  • 内部または外部クロック

The ADCINC14 is an integrating ADC with 14 bits of resolution. 積分時間を最適化し、不要な高周波成分を取り除くように設定できます。レールツーレールを含む入力電圧範囲は、適切な参照電圧とアナログ グラウンドを構成することで測定できます。The result format is selectable between signed or unsigned, based on an input voltage between -Vref and Vref centered at AGND.

Sample rates from 2 to over 120 sps are achievable, depending on the selection of the DataClock and CalcTime parameters. プログラミング インタフェースにより、連続して取得するサンプル数を指定したり、連続サンプリングを選択したりできます。CPU の負荷は、入力レベルによって異なります。例えば、Vin = Vrefの場合、9832 CPUサイクルあります (最大 13 ビット)。When Vin = AGND, there are 5076 CPU cycles. When Vin = -Vref, there are 360 CPU cycles.

翻訳版のドキュメントは参照用です。設計開発に携わっている場合には、英語版のドキュメントを参照されることをお勧めします。